یه پروژه دم دستی بستیم تا داده های خام شبکه رو توی FPGA ببینیم
@taksuntec
@taksuntec
Media is too big
VIEW IN TELEGRAM
یکی از بستر های ارتباطی مهم در دنیای دیجیتال الکترونیک و کامپیوتر، شبکه است که در این سری از ویدیو ها به بررسی پیاده سازی شبکه از منظر FPGA میپردازیم.
#ethernet #شبکه
@taksuntec
#ethernet #شبکه
@taksuntec
Forwarded from Joseph
وبینار ضبط شدهی امروز آدام تیلور
AMD Vivado™ Design Suite Essentials: Key Techniques for Superior RTL Development
https://www.adiuvoengineering.com/amd-vivado-design-suite-essentials
AMD Vivado™ Design Suite Essentials: Key Techniques for Superior RTL Development
https://www.adiuvoengineering.com/amd-vivado-design-suite-essentials
Adiuvo Engineering
AMD Vivado Design Suite Essentials | Adiuvo Engineering
The Vitis Unified Software Platform enables developers to more easily tap into the benefits of Xilinx heterogeneous SoCs and accelerate their applications. Learn how to get started with Vitis and Vitis AI in this recorded workshop.
ثبت نام ورکشاپ رایگان و مجازی در رابطه با هسته های نرم :
Dear RISC-V FPGA soft processor / SoC friends,
Please join us on Nov 7 and 8, between 8am-12pm PDT, to attend the First Annual Soft RISC-V Systems Workshop (SRvS). The workshop is completely online and FREE to attend by Zoom, but you must register in advance.
We have arranged for keynote presentations from all 6 major soft RISC-V platforms: Achronix+Bluespec, AMD MicroBlazeV, Efinix+VexRiscV, Intel NIOS V, Lattice Semiconductor's RX, and Microsemi's Mi-V.
Now that the open instruction set architecture of RISC-V has been adopted by all major FPGA vendors, users and vendors might begin to align their goals for CPUs, SoC systems design, and software tooling. Soft CPUs and soft SoC systems offer the most flexibility for customization, but they can also provide so much diversity that tooling becomes more difficult. Establishing common tooling, standards, interfaces, and policies helps to provide consistency needed by users for designing and supporting their soft RISC-V systems.
The workshop will be a technically focused, inclusive celebration of the world of RISC-V FPGA Soft Processor Systems, and the great diversity of designs, designers, and applications. Whether you use FPGA RISC-V systems in industry, research, education, or as a hobby, whether closed or open source, whether CPU cores, SoCs, gadgets,
software, or application, whether this is your tenth system or your first, we want to hear your story. Presentations may be traditional, or they may include a live or prerecorded demo.
WEBSITE:
https://sites.google.com/view/srvs-workshop
FREE REGISTRATION:
https://community.riscv.org/e/m94ufu
Dear RISC-V FPGA soft processor / SoC friends,
Please join us on Nov 7 and 8, between 8am-12pm PDT, to attend the First Annual Soft RISC-V Systems Workshop (SRvS). The workshop is completely online and FREE to attend by Zoom, but you must register in advance.
We have arranged for keynote presentations from all 6 major soft RISC-V platforms: Achronix+Bluespec, AMD MicroBlazeV, Efinix+VexRiscV, Intel NIOS V, Lattice Semiconductor's RX, and Microsemi's Mi-V.
Now that the open instruction set architecture of RISC-V has been adopted by all major FPGA vendors, users and vendors might begin to align their goals for CPUs, SoC systems design, and software tooling. Soft CPUs and soft SoC systems offer the most flexibility for customization, but they can also provide so much diversity that tooling becomes more difficult. Establishing common tooling, standards, interfaces, and policies helps to provide consistency needed by users for designing and supporting their soft RISC-V systems.
The workshop will be a technically focused, inclusive celebration of the world of RISC-V FPGA Soft Processor Systems, and the great diversity of designs, designers, and applications. Whether you use FPGA RISC-V systems in industry, research, education, or as a hobby, whether closed or open source, whether CPU cores, SoCs, gadgets,
software, or application, whether this is your tenth system or your first, we want to hear your story. Presentations may be traditional, or they may include a live or prerecorded demo.
WEBSITE:
https://sites.google.com/view/srvs-workshop
FREE REGISTRATION:
https://community.riscv.org/e/m94ufu
Google
Soft RISC-V Systems Workshop
نکات جالبی از لایسنس زایلینکس در مورد استفاده از محصولات زایلینکس در کاربردهای حساس
مرجع
این متن در داکیومنت های مرتبط با functional safety آمده است و در سایت زایلینکس قابل دانلود می باشد.
@taksuntec
مرجع
این متن در داکیومنت های مرتبط با functional safety آمده است و در سایت زایلینکس قابل دانلود می باشد.
@taksuntec
آموزش ساخت لینوکس برای KD240 با استفاده از Buildroot :
Building Linux with Buildroot for KD240 Kit :
Unlike Petalinux, Buildroot offers a more streamlined approach with fewer commands and impressive flexibility. It's a powerful alternative for those developing on AMD's Zynq SoCs.
In this article I guide you through the whole process of compiling a Linux distribution for the KD240 using Builroot, from downloading Buildroot to compiling, configuring Ethernet, and enabling SSH.
Buildroot is another way of building Linux for AMD devices, it needs fewer commands than Petalinux to build a basic distribution however, what makes me try it is that Mathworks has an official Linux distribution for Zynq devices that allows them to be connected to Simulink through the PS, and it is based on Buildroot,
https://www.controlpaths.com/2024/09/14/building-buildroot-kd240/
@Taksuntec
Building Linux with Buildroot for KD240 Kit :
Unlike Petalinux, Buildroot offers a more streamlined approach with fewer commands and impressive flexibility. It's a powerful alternative for those developing on AMD's Zynq SoCs.
In this article I guide you through the whole process of compiling a Linux distribution for the KD240 using Builroot, from downloading Buildroot to compiling, configuring Ethernet, and enabling SSH.
Buildroot is another way of building Linux for AMD devices, it needs fewer commands than Petalinux to build a basic distribution however, what makes me try it is that Mathworks has an official Linux distribution for Zynq devices that allows them to be connected to Simulink through the PS, and it is based on Buildroot,
https://www.controlpaths.com/2024/09/14/building-buildroot-kd240/
@Taksuntec
controlpaths.com
Building Linux with Buildroot for the KD240 Kit
If I say Linux and Zynq MPSOC, I am pretty sure that most of you think of Petalinux. Petalinux is the official AMD’s tool that eases the build of a Linux distribution for FPGA and SoCs. What Petalinux gives us is a set of pre-configurations or recipes for…
ثبت نام وبینار آموزشی رایگان پورت کردن طراحی های مبتنی بر متلب و Simulink به FPGA با استفاده از ابزار مختلف مانند Model Composer و HDL Coder و ...
تاریخ برگزاری وبینار 29 اکتبر می باشد.
Elevate your FPGA & SoC design skills with MATLAB & Simulink!
Are you wondering what this is all about?
Join expert Adam Taylor of Adiuvo Engineering, Tom Richter and Stephan van Beek of MathWorks on Oct 29th, to master Model-Based Design and optimize your development process for FPGA and SoC.
Register now! FPGA SoC
https://spr.ly/6049otBOf
@Taksuntec
تاریخ برگزاری وبینار 29 اکتبر می باشد.
Elevate your FPGA & SoC design skills with MATLAB & Simulink!
Are you wondering what this is all about?
Join expert Adam Taylor of Adiuvo Engineering, Tom Richter and Stephan van Beek of MathWorks on Oct 29th, to master Model-Based Design and optimize your development process for FPGA and SoC.
Register now! FPGA SoC
https://spr.ly/6049otBOf
@Taksuntec
آموزش ویدویی دیبانسینگ پوش باتن با استفاده از وریلاگ برای پردازنده های FPGA :
لینک ویدیو :
https://www.youtube.com/watch?v=S77-oBVZOaw&t=390s
@Taksuntec
لینک ویدیو :
https://www.youtube.com/watch?v=S77-oBVZOaw&t=390s
@Taksuntec
YouTube
FPGA #23 - Switch Debouncing
A discussion of switch and push button debouncing.
Verilog and other topics in this video are being discussed in the Nouveau project in this discord: https://discord.gg/jf73DRZvh5
You can support this channel on Patreon! https://www.patreon.com/johnsbasement…
Verilog and other topics in this video are being discussed in the Nouveau project in this discord: https://discord.gg/jf73DRZvh5
You can support this channel on Patreon! https://www.patreon.com/johnsbasement…
آموزش ویدیویی پیاده سازی یادگیری عمیق در FPGA با عنوان Deep Learning with Zynq Ultrascale+ MPSoCs با استفاده از کتابخانه ی VITIS AI
0:00 - Introduction
4:55 - Deep Learning Unit integration in Vivado Block Design
12:25 - Linux Deployment for Vitis AI library
16:40 - Vitis AI examples on Zynq Ultrascale+ 2CG device
20:12 - Application for object classification with ResNet50
32:57 - Application for object detection with YOLOv3
42:55 - Application for object detection with YOLOv3 and USB camera
https://www.youtube.com/watch?v=ecNTvXYKAuk
@Taksuntec
0:00 - Introduction
4:55 - Deep Learning Unit integration in Vivado Block Design
12:25 - Linux Deployment for Vitis AI library
16:40 - Vitis AI examples on Zynq Ultrascale+ 2CG device
20:12 - Application for object classification with ResNet50
32:57 - Application for object detection with YOLOv3
42:55 - Application for object detection with YOLOv3 and USB camera
https://www.youtube.com/watch?v=ecNTvXYKAuk
@Taksuntec
YouTube
Deep Learning with Zynq Ultrascale+ MPSoCs
Description of Vivado Flow for Vitis AI on Zynq Ultrascale+ devices
Support the channel:
https://www.paypal.com/donate/?hosted_button_id=XA6H8X5XQ9AEY
0:00 - Introduction
4:55 - Deep Learning Unit integration in Vivado Block Design
12:25 - Linux Deployment…
Support the channel:
https://www.paypal.com/donate/?hosted_button_id=XA6H8X5XQ9AEY
0:00 - Introduction
4:55 - Deep Learning Unit integration in Vivado Block Design
12:25 - Linux Deployment…
مثال و آموزش ویدیویی پیاده سازی کلاسیفیکیشن داده های دیتاست MNIST از پایتورچ به Altera FPGA :
https://www.youtube.com/watch?v=pIbnfixFVj0
@Taksuntec
https://www.youtube.com/watch?v=pIbnfixFVj0
@Taksuntec
YouTube
From PyTorch To Altera FPGA AI: MNIST Example #IntelAmbassador
Join us for a complete "A to Z" walkthrough of deploying an MNIST AI model on an Altera FPGA! In this session, we'll build and train a neural network using PyTorch, export the model to ONNX, and compile it with OpenVINO. Finally, we’ll optimize the FPGA’s…
کامل ترین ویدیوی ممکن درباره ی آموزش اعداد ممیز شناور (floating point) و IEEE754 و پیش آموزشی برای پیاده سازی آن ها در سخت افزارهای مختلف :
همراه با مثال های متعدد و خطاهایی که در دقت اعداد پیش می آید و...
ویدویی مرور کلی بر ممیز شناور:
https://www.youtube.com/watch?v=wElApzBcOFk
پارت اول در کد اسمبلی :
https://www.youtube.com/watch?v=iLgTcX3dcWY
پارت دوم در کد اسمبلی :
https://www.youtube.com/watch?v=kIxNcp4yTz8
@Taksuntec
همراه با مثال های متعدد و خطاهایی که در دقت اعداد پیش می آید و...
ویدویی مرور کلی بر ممیز شناور:
https://www.youtube.com/watch?v=wElApzBcOFk
پارت اول در کد اسمبلی :
https://www.youtube.com/watch?v=iLgTcX3dcWY
پارت دوم در کد اسمبلی :
https://www.youtube.com/watch?v=kIxNcp4yTz8
@Taksuntec
YouTube
OBSOLETE, UPDATED - RISC-V Assembly Code #8: Floating Point-IEEE 754
This video introduces and describes Floating Point Number Representation, both single and double precision, according to the IEEE 754 standard. This material applies equally to ARM, Intel, and RISC-V cores, as well as others.
This video is part of a multipart…
This video is part of a multipart…
Forwarded from S.Hani
سلام و وقت بخیر
ورکشاپ هفته پیش BLT با عنوان Advanced Debugging
امیدوارم مفید باشه
ورکشاپ هفته پیش BLT با عنوان Advanced Debugging
امیدوارم مفید باشه
Forwarded from S.Hani
YouTube
BLT Advanced Debugging Workshop 2024
Forwarded from محمد پورخلیلی
یه مقاله برای پیاده سازی TDC فکر کنم کد همین مقاله تو گیتهاب هم بود که TDC با تاخیر 1.8ps میسازه
https://liu.diva-portal.org/smash/get/diva2:1498797/FULLTEXT01.pdf
https://liu.diva-portal.org/smash/get/diva2:1498797/FULLTEXT01.pdf
This media is not supported in your browser
VIEW IN TELEGRAM
متاسفانه تمام وقت های آموزشی پاییز توسط شرکت ها رزرو شده و نتونستیم کلاس عمومی داشته باشیم.
اما سعی میکنیم با ارئه گزارش هایی از پروژه های تحقیقاتی و وبینار جبران کنیم.
@taksuntec
اما سعی میکنیم با ارئه گزارش هایی از پروژه های تحقیقاتی و وبینار جبران کنیم.
@taksuntec
آگهی استخدام
شرکت توان ره صنعت، جهت تکمیل واحد تحقیق و توسعه خود در بخش الکترونیک دیجیتال و الکترونیک قدرت از افراد توانمند دعوت به همکاری می نماید.
1) کارشناس الکترونیک دیجیتال، سخت افزار
مدرک تحصیلی: کارشناسی و کارشناسی ارشد
رشته های مهندسی برق، سخت افزار، الکترونیک
تجربه: سه سال سابقه کار
✅شرایط همکاری:
1) آشنایی با ارتباطات RS232،RS485 و Ethernet
2) آشنایی با پروتکل های Modbus، TCP/IP، DNP3
3) تسلط بر طراحی برد با نرم افزار Altium Designer
4) تجربه قبلی در کد نویسی میکروکنترلر
5) تسلط کافی به زبان انگلیسی
6) تجربه طراحی GUI کامپیوتری امتیاز محسوب میشود.
2) کارشناس الکترونیک قدرت
✅شرایط همکاری :
1) فارغ التحصیلان دانشگاههای برتر کشور
2) آشنایی با طراحی PCB با نرم افزار Altium Designer
3) آشنایی با شبیه سازی مدارات الکترونیک قدرت در نرمافزار های Simulink, PSIM
4) آشنایی با اصول کلی اینورترهای سه فاز خورشیدی
5) آشنایی با اصول کلی مدارات DC-DC ایزوله و غیر ایزوله (Flyback, Boost, Buck)
6) تسلط کافی به زیان انگلیسی
7) آشنایی با کد نویسی DSP امتیاز محسوب میشود
آدرس شرکت : تهران، محدوده میدان آرژانتین (مترو میرزای شیرازی - خط3)
تلفن: 02188504490
رزومه به این ایمیل ارسال شود:
[email protected]
شرکت توان ره صنعت، جهت تکمیل واحد تحقیق و توسعه خود در بخش الکترونیک دیجیتال و الکترونیک قدرت از افراد توانمند دعوت به همکاری می نماید.
1) کارشناس الکترونیک دیجیتال، سخت افزار
مدرک تحصیلی: کارشناسی و کارشناسی ارشد
رشته های مهندسی برق، سخت افزار، الکترونیک
تجربه: سه سال سابقه کار
✅شرایط همکاری:
1) آشنایی با ارتباطات RS232،RS485 و Ethernet
2) آشنایی با پروتکل های Modbus، TCP/IP، DNP3
3) تسلط بر طراحی برد با نرم افزار Altium Designer
4) تجربه قبلی در کد نویسی میکروکنترلر
5) تسلط کافی به زبان انگلیسی
6) تجربه طراحی GUI کامپیوتری امتیاز محسوب میشود.
2) کارشناس الکترونیک قدرت
✅شرایط همکاری :
1) فارغ التحصیلان دانشگاههای برتر کشور
2) آشنایی با طراحی PCB با نرم افزار Altium Designer
3) آشنایی با شبیه سازی مدارات الکترونیک قدرت در نرمافزار های Simulink, PSIM
4) آشنایی با اصول کلی اینورترهای سه فاز خورشیدی
5) آشنایی با اصول کلی مدارات DC-DC ایزوله و غیر ایزوله (Flyback, Boost, Buck)
6) تسلط کافی به زیان انگلیسی
7) آشنایی با کد نویسی DSP امتیاز محسوب میشود
آدرس شرکت : تهران، محدوده میدان آرژانتین (مترو میرزای شیرازی - خط3)
تلفن: 02188504490
رزومه به این ایمیل ارسال شود:
[email protected]
پلی لیست یوتیوبی با موضوع آموزش کاربا FPGA در Labview :
این پلی لیست حاوی 117 قسمت ویدیوی کوتاه آموزشی است.
https://www.youtube.com/playlist?list=PLlyuaEOcXX2ssLElfLCaFE_Hx8FWbv-Pz
@Taksuntec
این پلی لیست حاوی 117 قسمت ویدیوی کوتاه آموزشی است.
https://www.youtube.com/playlist?list=PLlyuaEOcXX2ssLElfLCaFE_Hx8FWbv-Pz
@Taksuntec
YouTube
LabVIEW FPGA
Share your videos with friends, family, and the world